Soubor mezinárodní normy EN 61692 poskytuje prostředky k návrhu objektu pomocí základní specifikace hardwaru v jazyku VHDL. Popisný jazyk hardwaru VHDL (Hardware Description Language) slouží pro velmi rychlé integrované obvody VHSIC (Very High Speed Integrated Circuit). Používá se pro zpracování dokumentace, ověřování a syntézu velkých číslicových celků. Přesná definice jazyka VHDL je obsažena v Části 1: Referenční příručka jazyka VHDL. Jazyk slouží k návrhu hardwaru s přesně definovanými vstupy a výstupy a vykonává přesně stanovené funkce. Předmětem návrhu může být celý systém, podsystém, deska, čip, makrobuňka, logické hradlo nebo jakákoliv úroveň abstrakce mezi tím. Jazyk VHDL se může použít i k popisu konfigurace při sestavování navržených entit, aby tvořily celkový návrh. Tato část normy je založena na dokumentu IEEE Std 1076-2:1996: Norma IEEE - Sada matematických operací v jazyku VHDL. Deklaruje nejvíce používané základní funkce reálné a komplexní proměnné pro modelování číslicově orientovaných aplikací. Jejich použití spolu s jejich definovanými typy dat, konstant a funkcí je určeno ke stanovení mechanizmu pro popis modelů v jazyku VHDL, které jsou přenosné a schopné spolupráce v souladu s IEEE Std 1076-1993. Norma je určena pro široký rozsah aplikací, umožňuje snadné využití a implementace s vysokou kvalitou.
Označení | ČSN EN 61691-3-2 (013750) |
---|---|
Katalogové číslo | 64775 |
Cena | 65 Kč65 |
Datum schválení | 1. 5. 2002 |
Datum účinnosti | 1. 6. 2002 |
Jazyk | angličtina (obsahuje českou národní předmluvu a informaci, kde je možno opatřit anglický originál) |
Počet stran | 4 strany formátu A4 |
EAN kód | 8590963647753 |
Norma byla zrušena k | 1. 9. 2016 |
Dostupnost | skladem (tisk na počkání) |